整个系统工作流程可以简单描述如下:系统上电后,DSP由flash实现自举,并运行引导程序,之后转入EDMA等待状态,FPGA初始化后等待外部图像采集命令,收到图像采集命令后开始进行图像采集,并对采集到的图像进行预处理,预处理后的图像经过FIFO缓冲,在存储一定量的数据之后,FPGA通过半满信号向DSP发送EDMA请求,等待DSP响应,DSP一旦收到来自FPGA的EDMA请求,立即建立EDMA通道,从FIFO中读取数据到L2存储器,存满一帧图像后DSP开始图像压缩,等待一幅图像压缩完成之后,DSP会向FPGA发送中断信号,FPGA在收到中断信号后开始从 FIFO中读取压缩后的图像数据。一帧数据读完后,判断编码信号是否有效,如果有效则按同样的规则对下一帧图像进行压缩,如果无效则通知DSP结束。
可重构系统的优点就是能够根据不同的应用需求,改变自身的体系结构,以便与具体的应用需求相匹配。面对市场的千变万化,如何使制造系统快速而经济地响应市场需求的变化,是对当今制造业的一个挑战。传统的机械自动化生产线具有批量生产的效益,但面对市场的变化不能快速响应;而柔性制造系统虽能缩短产品的试制和生产周期,但投资,回收周期长。因此,迫切需要建立一种既具有规模生产的效益,又能快速适应动态多变的制造环境,并能充分利用现有制造资源的新型制造模式。对此,新近提出的可重构制造系统是适应这一需求的一条有效途径。
该地址空间定义为支持PCI总线硬件配置(请参阅PCI总线规范以获取有关配置地址空间)。PCI总线目标需要实现基址配置地址空间中的寄存器,用于访问内部寄存器或函数。这个BIOS使用基址寄存器来确定设备需要多少空间然后设备将驻留在该空间中的位置。此功能允许PCI设备位于内存或输入/输出地址中空间VMIVME-7698 BIOS根据将IRQx线路映射到适当的设备标准ISA架构。该初始化操作无法更改;但是,自定义应用程序可以重新路由BIOS完成初始配置周期后中断配置。